El término VLSI significa 'Tecnología de integración a gran escala' que implica el diseño de circuitos integrados (IC) mediante la combinación de miles de transistores lógicamente en un solo chip por diferentes circuitos lógicos . Estos circuitos integrados eventualmente reducen el espacio de circuito ocupado en comparación con los circuitos con circuitos integrados convencionales. La potencia computacional y la utilización del espacio son los principales desafíos del diseño VLSI. La implementación de proyectos VLSI abre una carrera brillante y desafiante para estudiantes e investigadores. Algunas de las nuevas áreas de tendencia de VLSI son Arreglos de compuertas lógicas programables en sitio aplicaciones (FPGA), diseños ASIC y SOC. A continuación se proporciona una lista de algunos de los proyectos de VLSI para aquellos estudiantes que buscan seriamente proyectos en este campo. Este artículo analiza una descripción general de los proyectos VLSI basados en FPGA, Xilinx, IEEE, Mini, Matlab, etc., que se enumeran a continuación. Estos proyectos son muy útiles para estudiantes de ingeniería, estudiantes de maestría en tecnología.
Proyectos de VLSI para estudiantes de ingeniería
Los proyectos de VLSI con resúmenes para estudiantes de ingeniería electrónica se analizan a continuación.
Proyectos VLSI
1). Transformación de Wavelet discreta basada en elevación 3D
Este proyecto ayuda a proporcionar imágenes de alta precisión mediante el uso de la codificación de una imagen sin perder sus datos. Para lograr esto, este proceso implementa un filtro de elevación en función de la transformación de la arquitectura VLSI de onda discreta 3D.
2). Diseño de multiplicador SFQ con 4 bits con hardware de alta velocidad de manera eficiente
Este proyecto se utiliza principalmente para implementar un codificador de cabina modificado (MBE) con SFQ de 4 bits multiplicador . Este multiplicador proporciona un buen rendimiento en comparación con el codificador de cabina convencional. Este proyecto se utiliza principalmente en las aplicaciones de retardo crítico.
3). Procesador de criptografía utilizado en tarjetas inteligentes con un área eficiente
Este proyecto se utiliza para implementar tres algoritmos de criptografía compatibles con claves públicas y privadas utilizadas en tarjeta electrónica aplicaciones para proporcionar datos y verificación de usuario extremadamente seguros comunicación .
4). Un multiplicador de alta velocidad o baja potencia con método de supresión de potencia espuria
Este sistema propuesto filtra las señales falsas inútiles de las unidades aritméticas para evitar la transmisión de datos innecesaria que no influye en los últimos resultados del cálculo. Este sistema utiliza un método SPST para multiplicadores para lograr una transmisión de datos de baja potencia y alta velocidad.
5). Compresión y descompresión de un algoritmo de datos sin pérdida
Este proyecto se implementa principalmente para arquitectura de hardware de 2 etapas dependiendo de la función del algoritmo PDLZW (Diccionario paralelo LZW), así como el algoritmo de tipo Adaptive Huffman que se utiliza tanto para las aplicaciones de compresión de datos sin pérdidas como para la descompresión sin pérdidas.
6). La arquitectura del decodificador turbo con baja complejidad para WSN energéticamente eficientes
El sistema propuesto se utiliza para reducir el consumo total de energía a lo largo de la transmisión de datos de WSN mediante el algoritmo de descomposición de LUT-Log-BCJR en operaciones básicas de ACS (Add Compare Select).
7). Arquitectura VLSI para eliminar el ruido impulsivo de una imagen de forma eficiente
Este sistema propuesto se utiliza principalmente para mejorar la calidad de la imagen visualmente para evitar la posibilidad de que se corrompa con el ruido impulsivo para implementar una arquitectura VLSI eficiente con la ayuda de un filtro que preserva los bordes.
8). La arquitectura de un procesador en memoria utilizado para la compresión de multimedia
Este sistema propuesto proporciona una arquitectura de baja complejidad para un procesador en memoria para soportar aplicaciones multimedia, a saber, compresión de imágenes, video mediante la aplicación de una enorme instrucción única, múltiples conceptos de datos y palabras de instrucción.
9). Técnica de sincronización de tiempo con una velocidad de símbolo para sistemas OFDM inalámbricos con baja potencia
Este sistema propuesto se utiliza principalmente para mejorar el acto de OFDM inalámbrico (División de frecuencia ortogonal Multiplexación ) sistema mediante la disminución de la potencia de toda la banda base con la ayuda de un reloj generador con controlador de tiempo de muestreo dinámico y sintonizable por fase.
10). Implementación de multiplicadores de alta velocidad y baja potencia basada en acumuladores con SPST Adder y Verilog
Este proyecto se utiliza para diseñar un MAC (multiplicador y acumulador) de baja potencia y alta velocidad mediante la aceptación del método de supresión falsa de potencia en un MBE (codificador de cabina modificado). Al usar este diseño, se puede evitar la disipación de energía de toda la conmutación.
11). Diseño e implementación de procesadores robóticos habilitando el sistema anticolisión con tecnología RFID
El sistema propuesto se utiliza principalmente para implementar un robot procesador con anticolisión para evitar la colisión física de los robots en el entorno de multi-robot. Este algoritmo se implementa principalmente utilizando tecnología VHDL y RFID.
12). Diseño de circuito lógico con eficiencia energética mediante método adiabático
Este sistema demuestra el diseño del circuito lógico de manera eficiente con el método adiabático en comparación con el diseño CMOS convencional con la ayuda de circuitos que utilizan Puertas NAND y NOR . Mediante el uso del método adiabático, la disipación de energía dentro de la red se puede reducir y reciclar la energía almacenada dentro del condensador de carga.
3). Sistema de cifrado para mejorar la velocidad de cálculo del sistema
La intención principal de este proyecto es mejorar la seguridad de la transmisión de datos para mejorar la velocidad de la computación mediante la implementación del algoritmo de AES usando FPGA. Entonces, esta simulación, así como el diseño matemático, se pueden realizar con la ayuda del código VHDL.
14). Bloque de IP de AHM o bus avanzado de alto rendimiento
Este proyecto se utiliza principalmente para diseñar una arquitectura de Advanced Microcontrolador Bus (AMB) mediante AHBN (Bus avanzado de alto rendimiento). Este proyecto se puede diseñar con código VHDL implementando los bloques como master & save.
15). Transceptor de RF multimodo basado en DSM con multicanal
Este sistema se utiliza principalmente para diseñar una arquitectura de transmisor y receptor multimodo y multicanal de RF con modulador Delta-Sigma. Este sistema propuesto utiliza un lenguaje VHDL para implementar dos arquitecturas.
dieciséis). El concentrador de Knockout Switch usando un modo de transferencia asincrónica
Mediante el uso de este proyecto, se puede diseñar un interruptor knockout basado en transferencia asíncrona con la ayuda de herramientas como VHS y VHDL. Este conmutador knock out se puede utilizar en las redes de paquetes de circuitos virtuales, así como en aplicaciones del datagrama.
17). Síntesis de comportamiento de circuitos asincrónicos
Este proyecto se utiliza principalmente para proporcionar la técnica de síntesis de comportamiento utilizada para circuitos asincrónicos. Tanto las plantillas como las implementaciones de balsa y asincrónicas son los elementos principales dentro del diseño.
18). Diseño AMBA con controlador de memoria compatible de AHB
Este proyecto se utiliza para diseñar un MC (controlador de memoria) en función de AMBA (Arquitectura de bus de microcontrolador avanzado) para el control de la memoria del sistema utilizando la memoria principal como SRAM y ROM.
19). Implementación de Carry Tree Adder
Los sumadores de árbol de acarreo basados en el diseño VLSI se denominan sumadores de mejor rendimiento en comparación con los sumadores binarios habituales. Los sumadores que se implementan en este proyecto son spanning tree, kogge-stone y sparse kogge-stone.
20). Diseño CORDIC basado en rotación de ángulo fijo
El concepto principal de este sistema propuesto es convertir vectores usando ángulos fijos. Estos ángulos son necesarios para juegos, robótica, procesamiento de imágenes , etc. Al utilizar este proyecto, la rotación vectorial se puede lograr utilizando ángulos específicos mediante el diseño de CORDIC (computadora digital de rotación de coordenadas).
21). Diseño de filtro FIR con aritmética distribuida de tabla de búsqueda
Este sistema propuesto mejora principalmente Filtro FIR rendimiento al diseñarlo utilizando aritmética distribuida de una tabla de búsqueda tridimensional en lugar del multiplicador. Entonces este diseño se puede implementar usando software como FPGA y Xilinx.
22). Cierres pulsados Push-Pull con condiciones de alta velocidad y baja potencia
Este proyecto se utiliza para ejecutar pestillos pulsados energéticamente eficientes y de alto rendimiento que se utilizan principalmente para sistemas VLSI mediante el uso de una nueva topología. Porque esta topología depende principalmente de un push-pull de etapa final impulsado por dos carriles de división a través de un generador de pulsos condicional.
23). Arquitectura VLSI del codificador aritmético en SPIHT
Este sistema propuesto mejora el rendimiento del método de codificación aritmética en la compresión de imágenes de partición de conjuntos en árboles jerárquicos (SPIHT) con la arquitectura de alta velocidad que depende de FPGA.
24). Supresión de ruido de la señal de ECG basada en FPGA
Este proyecto se utiliza para contener el ruido dentro de las señales de ECG a través de dos filtros de mediana con tamaños de puntos de muestra de 91 y 7 respectivamente. Por lo tanto, este proceso se puede lograr mediante la implementación de Diseño FPGA basado en el código VHDL.
25). Procesador de escalado de imágenes de alto rendimiento basado en VLSI con bajo costo
Este proyecto se utiliza para implementar un algoritmo de procesador de escalado de imágenes basado en VLSI con menos memoria y alto rendimiento. El diseño del sistema propuesto contiene principalmente una combinación de filtro, métodos dinámicos reconfigurables y uso compartido de hardware para disminuir el costo.
26). Diseño e implementación de arquitectura de matriz sistólica de manera eficiente
El concepto principal de este proyecto es diseñar un modelo de hardware utilizado para el multiplicador de matriz sistólica. Esta matriz se puede utilizar principalmente para ejecutar multiplicaciones binarias con la ayuda de la plataforma VHDL. El diseño del sistema propuesto se puede implementar utilizando el software FPGA e Isim.
27). Diseño y síntesis QPSK usando código VHDL
QPSK es uno de los principales métodos de modulación. Este método se utiliza en las aplicaciones de la radio por satélite. Esta técnica de modulación se puede implementar a través de puertas lógicas reversibles. El diseño de la técnica QPSK se puede realizar con la ayuda del código VHDL.
28). Diseño e implementación del controlador DDR SDRAM con alta velocidad
El sistema propuesto se utiliza para diseñar un controlador DDR SDRAM para transferir los datos de ráfaga dependiendo de la alta velocidad para sincronizar estos datos entre los circuitos del sistema integrado y DDR SDRAM. Utilizando el lenguaje VHDL, se puede desarrollar el código.
29). 32 Â-bit RISC Processor Design & Implementation
El concepto principal de este proyecto es implementar un 32 bit RISC (Ordenador con conjunto de instrucciones reducido) con la ayuda de una herramienta como XILINK VIRTEX4. En este proyecto, se diseñan 16 conjuntos de instrucciones donde cada instrucción se puede ejecutar en un solo ciclo CLK utilizando el método de canalización de cinco fases.
30). Implementación de puentes de bus entre AHB y OCP
El sistema propuesto se utiliza para diseñar un puente de bus entre dos protocolos, a saber, el común y el estándar. Los protocolos de comunicación como AHB (Bus avanzado de alto rendimiento) y OCP (Protocolo de núcleo abierto) son muy populares y se utilizan en las aplicaciones de SoC (sistema en chip) .
Ideas de proyectos VLSI para estudiantes de ingeniería
La lista de proyectos VLSI basados en FPGA, MatLab, IEEE y Mini Proyectos para estudiantes de ingeniería se enumera a continuación.
Proyectos de VLSI para estudiantes de M. Tech
La lista de proyectos de VLSI basados en M. Tech Students incluye lo siguiente.
- Diseño de celda de memoria I0T basado en RHBD de eficiencia de área y altamente confiable utilizado en aplicaciones aeroespaciales
- Detector de fase con frecuencia media multinivel utilizado para CLK y circuitos de recuperación de datos
- Comparador con baja potencia y alta velocidad utilizado para aplicaciones precisas
- Traductor de nivel de voltaje con compuerta con un multiplexor integrado y de alto rendimiento
- Sumador ternario basado en CNTFET con alto rendimiento
- Diseño de comparador de magnitud con bajo consumo
- Diseño de puerta lógica de umbral con modo de corriente para análisis de retardo
- Diseño de decodificadores de línea de lógica mixta con bajo consumo y alto rendimiento
- Diseño de probabilidad lógica de la convención del sueño
- Cambiador de nivel de voltaje para aplicaciones de suministro doble con un sistema de alta velocidad y bajo consumo
- Diseño y análisis del comparador de doble cola de baja potencia y bajo voltaje
- Diseño Flip-Flop basado en disparado por pulso con bajo consumo de energía usando un método de alimentación de señal
- Diseño de circuitos eficientes basado en FET reconfigurables en tiempo de ejecución
- Diseño de comparador de magnitud con bajo consumo
- Análisis de retardo de diseños de puertas lógicas con umbral de modo actual
los Proyectos VLSI basados en FPGA para estudiantes de ingeniería y Miniproyectos de diseño CMOS VLSI están enlistados debajo.
- Diseño y caracterización de circuitos reforzados SEU para FPGA basados en SRAM
- Un diseño de LUT híbrido CMOS basado en Memristor compacto y una aplicación potencial utilizada en FPGA
- Implementación basada en sensores ultrasónicos de FPGA para medición de distancia
- Implementación de FPGA para multiplicador de cabina con FPGA Spartan6
- Transformada de ondícula discreta basada en el levantamiento con FPGA Spartan3
- Controlador ARM en robótica usando FPGA
- UART basado en FPGA con multicanal
- Supresión del ruido de la señal de ECG mediante FPGA
- Implementación FPGA basada en UTMI y capa de protocolo USB 2.0
- Implementación de filtro mediano con FPGA Spartan3
- Implementación de FPGA basada en algoritmos AES
- Sistema de alerta de seguridad basado en PIC para la implementación de FPGA con Spartan 3an
- Implementación de FPGA para diseñar el controlador para sistemas de teledetección
- Kit de procesamiento de imágenes de FPGA usando filtrado de imágenes de lineal y morfológico
- Implementación de imágenes de fusión médica basada en FPGA Spartan3
La lista de Mini proyectos VLSI usando código VHDL incluye lo siguiente.
- Comparador con alta velocidad usando VLSI
- Un multiplicador de punto flotante usando VLSI
- Conversión basada en VLSI de binario a gris
- Filtro digital
- Puerta CLK basada en VLSI
- Multiplicador védico
- CMOS FF usando VLSI
- La arquitectura de Parallel Processor usando VLSI
- Sumador completo basado en VLSI
- Diseño de DRAM / Memoria dinámica de acceso aleatorio basada en VLSI
- Diseño de SRAM basado en VLSI
- Procesador de señal digital basado en VLSI
- Multiplexor basado en VLSI
- Diseño de unidad MAC basada en VLSI
- Diferenciador basado en VLSI
- FFT basada en VLSI o transformada rápida de Fourier
- La arquitectura de la transformada de coseno discreta basada en VLSI
- Diseño de multiplicador de 16 bits con VLSI19
- Diseño basado en VLSI de búfer FIFO
- Acelerador de alta velocidad basado en VLSI
Proyectos VLSI usando MATLAB y Xilinx
La lista de proyectos VLSI basados en MATLAB y Proyectos VLSI que utilizan Xilinx incluye lo siguiente.
- Diseño y análisis de módem CDMA con MATLAB
- Diseño de filtro FIR usando VHDL en análisis basado en FPGA y MATLAB
- ModelSim y Matlab o simulación de sistema basada en Simulink para ingeniería automotriz
- Adders basados en Xilinx como Ripple Carry & Carry Skip
- Unidad aritmética basada en coma flotante de 32 bits
- ALU basada en coma flotante
- Procesador RISC basado en 32 bits
- Capacidades de convolución del código ortogonal
- Máquina expendedora basada en Xilinx y Verilog
- Sumadores de prefijos paralelos basados en Xilinx con 256 bits
- Protocolo de autenticación mutua con Xilinx
- Estructura de acceso con ciclo único para prueba lógica con Xilinx
- USB 2.0 basado en UTMI y capa de protocolo con Xilinx
- Configuración de compresión y descompresión de datos usando Xilinx FPGA
- FPGA basados en Xilinx 4000 basados en BIST y Spartan Series
- Filtro IIR basado en MATLAB y VLSI
- Filtro FIR usando MATLAB
Proyectos IEEE
los lista de proyectos IEEE VLSI se enumera a continuación.
- Sistema inalámbrico de automatización del hogar basado en VLSI usando Bluetooth
- Eliminación del ruido de impulso dentro de la imagen mediante el uso de una arquitectura eficiente de VLSI
- La arquitectura de un procesador en memoria para la compresión multimedia
- Monitoreo del sistema de temperatura usando la nube e IoT
- Implementación del sistema OFDM con IFFT y FFT
- Diseño e implementación de código Hamming con Verilog
- Reconocimiento de huellas dactilares basado en VHDL usando el filtro Gabor
- Reasignación de funciones aritméticas con ROM en función de enfoques de aproximación
- Análisis del rendimiento de alta eficiencia y baja densidad del decodificador de código de verificación de paridad en aplicaciones de baja potencia
- Arquitecturas FFT con Feedforward de Radix-2k canalizado
- Diseño de flip-flops para aplicaciones VLSI que utilizan tecnología CMOS con alto rendimiento
- Diseño de filtro FIR con tabla de búsqueda por aritmética distribuida
- Procesador de escalado de imagen mejorado y de bajo costo basado en VLSI
- Implementación y diseño de ASIC de un codificador y decodificador turbo avanzado con 3GPP LTE
- Cierres pulsados Push-Pull con condiciones de baja potencia y alta velocidad
- Escaneo mejorado en pruebas de escaneo de bajo consumo
- Arquitectura VLSI del codificador aritmético para SPIHT
- Implementación de VHDL para UART
- Regulador de voltaje basado en VLSI con baja caída
- Diseño Flash ADC con esquema de comparación mejorado
- Diseño de multiplicador de baja potencia con estilo de lógica de retardo constante compuesto
- Comparador de doble cola con alto rendimiento y bajo consumo
- Sistema de almacenamiento flash con alto rendimiento en función del búfer de escritura y la memoria virtual
- FF de baja potencia basado en el enfoque Sleepy Stack
- Optimización de energía LFSR para BIST de bajo consumo implementada en HDL
- Diseño e implementación de máquinas expendedoras con Verilog HDL
- Diseño de acumulador basado en la generación de patrón de 3 pesos con LP-LSFR
- Decodificador Reed-Solomon de alta velocidad y baja complejidad
- Técnica de diseño de multiplicador de Dadda más rápido
- Receptor de radio FM basado en demodulación digital
- Generación de patrón de prueba con esquemas BIST
- Implementación de la arquitectura VLSI con canalización de alta velocidad
- Diseño de protocolo OCP de bus en chip utilizando funcionalidades de bus
- Detector de frecuencia de fase y diseño de bomba de carga utilizado para bucle de bloqueo de fase de alta frecuencia
- Diseño de controlador de caché y memoria caché con VHDL
- Implementación basada en ASTRAN de compresores sumadores 3-2 y 4-2 de baja potencia
- Sistema de facturación de electricidad prepago con un diseño en chip
- Implementación de superposición usando celda lógica y su análisis de potencia
- Carry Look Ahead Adder con análisis de rendimiento de bits diferente usando VHDL
- Diseño de capa de enlace de datos con Wi-Fi MAC Protocolos
- Implementación de FPGA para protocolo de autenticación mutua con aritmética modular
- Generación de señal PWM usando FPGA y ciclo de trabajo variable
Proyectos en tiempo real
La lista de Proyectos de VLSI en tiempo real incluyen principalmente mini proyectos VLSI que utilizan código VHDL y proyectos de software VLSI para estudiantes de ingeniería ECE.
- Integración pragmática de la caché de filas SRAM en una arquitectura DRAM 3D heterogénea mediante TSV
- Técnica de autoprueba incorporada para el diagnóstico de fallas de retardo en matrices de puertas programables en campo basadas en clústeres
- Diseño ASIC de multiplicador complejo
- Una implementación de VLSI de bajo costo para la eliminación eficiente del ruido impulsivo
- Basado en FPGA Vector espacial PWM IC de control para accionamiento de motor de inducción trifásico
- Implementación VLSI de correlador automático y algoritmo CORDIC para WLAN basada en OFDM
- Extracción automática de carreteras mediante imágenes de satélite de alta resolución
- Diseño VHDL para segmentación de imágenes mediante el filtro de Gabor para la detección de enfermedades
- Una arquitectura de decodificador turbo de baja complejidad para redes de sensores inalámbricos energéticamente eficientes
- Mejora de las capacidades de convolución de código ortogonal mediante la implementación de FPGA
- Diseño e implementación de ALU de coma flotante
- Diseño CORDIC para ángulo fijo de rotación
- Producto Códigos Reed-Solomon para implementar un controlador flash NAND en un chip FPGA
- Mejora del rendimiento del acceso de lectura de SRAM estadístico mediante circuitos de capacitancia negativa
- Gestión de energía de interfaces de red MIMO en sistemas móviles
- Diseño de estándar de cifrado de datos para cifrado de datos
- Sumador de selección de transporte de bajo consumo y eficiencia de área
- Síntesis e implementación de UART usando códigos VHDL
- Arquitecturas mejoradas para una unidad de suma-resta de coma flotante fusionada
- Un transmisor totalmente digital de 1 bit basado en FPGA que emplea modulación Delta-Sigma con salida RF para SDR
- Optimización del uso de búsqueda en cadena en el decodificador BCH para transmisión de alta tasa de error
- Diseño digital de transmisor DS-CDMA con Verilog HDL y FPGA
- Diseño e implementación de una arquitectura de matriz sistólica eficiente
- Un algoritmo de aprendizaje de dinámica de robots basado en VLSI
- Un diseño de unidad funcional multimedia versátil que utiliza la técnica de supresión de energía espuria
- Diseño de Bus Bridge entre AHB y OCP
- Síntesis de comportamiento de circuitos asincrónicos
- Optimización de la velocidad de un decodificador Viterbi modificado basado en FPGA
- Implementación de la interfaz I2C
- Un multiplicador de alta velocidad / baja potencia que utiliza una técnica avanzada de supresión de potencia espuria
- Sujeción del voltaje de suministro virtual de circuitos con compuerta de energía para reducción activa de fugas y confiabilidad de óxido de compuerta
- Canalizador de bajo consumo basado en FPGA para radio definida por software
- Arquitectura VLSI y creación de prototipos FPGA de una cámara digital para seguridad y autenticación de imágenes
- Mejora del funcionamiento del robot interior
- Diseño e implementación de una red de permutación ON-Chip para multiprocesador System-On-Chip
- Un método de sincronización de tiempo de velocidad de símbolo para sistemas OFDM inalámbricos de baja potencia
- Controlador DMA (acceso directo a memoria) mediante VHDL / VLSI
- FFT reconfigurable con arquitectura basada en CORDIC para receptores MIMI-OFDM
- Técnica de supresión de energía espuria para aplicaciones multimedia / DSP
- La eficiencia de los códigos BCH en la marca de agua de imágenes digitales
- Controlador SD-RAM de velocidad de datos dual
- Implementación del filtro Gabor para el reconocimiento de huellas dactilares con Verilog HDL
- Diseño de una práctica redundante de escala nanométrica a través de la biblioteca de células estándar de Aware para una redundancia mejorada mediante una tasa de inserción de 1
- Un algoritmo de compresión y descompresión de datos sin pérdidas y su arquitectura de hardware
- Un marco para la corrección de errores de software de varios bits
- Compresión de datos de prueba eficiente basada en Viterbi
- Implementación de bloques FFT / IFFT para OFDM
- Compresión de imagen basada en ondas por codificación progresiva VLSI
- Implementación VLSI de un multiplicador totalmente canalizado sin arquitectura DCT / IDCT 2D para Jpeg
- Emulación de fallas basada en FPGA de circuitos secuenciales síncronos
Por lo tanto, se trata de la lista de proyectos de VLSI para estudiantes de ingeniería, M.Tech, que son útiles para seleccionar el tema de su proyecto de último año. Después de pasar su valioso tiempo mientras revisa esta lista, creemos que tiene una idea bastante buena de seleccionar el tema del proyecto de su elección de la lista de proyectos de VLSI, y esperamos que tenga suficiente confianza para abordar cualquier tema de la lista. lista. Para obtener más detalles y ayuda con estos proyectos, puede escribirnos en la sección de comentarios que figura a continuación. Aquí hay una pregunta para usted, ¿qué es VHDL?
Autor de la foto
- Proyectos VLSI de set-tech